专心研究,精心制作,谋求高品质发展
Focus on researching. Elaborately making. Seeking high quality development.
新闻资讯
NEWS

【晶体晶振】差分晶振——PECL 和 LVDS 输出有什么区别?

浏览: 作者:都城亿光EVERSTARS 来源: 时间:2022-09-14 分类:应用手册
与单端输出相比,由于差分输出和外部直流偏置,功耗更大

什么是 PECL 和 LVPECL?

  • PECL 代表“正发射极耦合逻辑”。PECL 是高速时钟分配电路中常用的差分逻辑输出。PECL 需要 +5V 电源。

  • 低压 PECL (LVPECL) 表示设计用于 3.3V 或 2.5V 电源的 PECL 电路,电源电压与低压 CMOS 器件相同。

  • Taitien 提供 3.3V 和 2.5V 电源的 LVPECL 输出晶体振荡器。

PECL 输出的优点/缺点。

优点:

  • 由于电压摆幅大,抖动性能非常好。

  • 理想用于高速电路。

  • 能够驱动长传输线。


缺点:

  • 与单端输出相比,由于差分输出和外部直流偏置,功耗更大。

  • 与 1.8V 电源不兼容。


推荐的 PECL 终端电路

PECL Circuit

每个输出端用一个 50Ω 电阻端接至 (Vdd – 2V) 的端接电压。



什么是 LVDS 输出?

  • LVDS 代表低压差分信号,以 1.2V 的工作电压为中心,与电源无关。

  • LVDS 技术由 ANSI/TIA/EIA-644 行业标准定义。

  • Taitien 有许多晶体振荡器产品线,具有 3.3V 和 2.5V 电源的 LVDS 输出选项。


Pros/Cons of LVDS OutputLVDS 输出的优缺点

Advantages: 优点:

  • 由于较小的电压摆幅(通常约为 350mV),与 PECL 输出相比,功耗更低

  • 不易受噪音影响

  • 与 CMOS/TTL 相比,EMI 辐射更低


Drawbacks: 缺点:

  • 与 PECL 相比,抖动性能降低


LVDS在哪里使用?

LVDS 标准旨在解决需要高速数据传输的数据通信、电信、服务器、外围设备和计算机市场中的应用。


推荐的 LVDS 端接电路

LVDS Circuit

需要一个100Ω 的终端电阻。一些接收器 IC 可能在内部包含电阻器。



信号电平比较

Signal Level Comparison



更多产品

联系我们


img_load